您好、欢迎来到现金彩票网!
当前位置:大发体育在线 > 指令预取 >

东北大学计算机考研专业课怎么复习发到企鹅8四1四7六六52

发布时间:2019-06-10 17:13 来源:未知 编辑:admin

  可选中1个或多个下面的关键词,搜索相关资料。也可直接点“搜索资料”搜索整个问题。

  展开全部计算机的专业科现在都是统考的了!考试科目有:英语,数学一,政治,专业课包括(数据结构,计算机组成原理,操作系统,计算机网络)复习教材有(《数据结构》严蔚敏 清华大学出版社,计算机组成原理》唐朔飞 高等教育出版社,:《计算机操作系统(第二版)》汤子瀛 西安电子科技大学出版社,《计算机网络(第五版)》谢希仁 电子工业出版社)数一教材(高数 ----同济第六版上下两册,概率-----浙大第四版 ,线代-----同济第五版 )东北大学还是不错的学校不是特别难考(因为不是34所,所以过国家线就可以进复试了)!希望对你有所帮助

  1.某计算机系统主存地址m 位,机器字长n位,mn。若指令系统采用定长指令格式指令,则①寻址方式执行速度最快,②寻址方式执行速度最慢。若采用变长格式指令,则③寻址方式执行速度最快,④寻址方式执行速度最慢,⑤寻址方式指令长度最长,⑥寻址方式指令长度最短。

  2.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示)。每当CPU从存储器取出第一个字节时,即自动完成(PC)+1→PC。设当前PC的内容为2003H,要求转移到200AH地址,则该转移指令第二字节的内容应为①。若PC的内容为2008H,要求转移到2001H地址,则该转移指令第二字节的内容应为②。

  4.当有中断源发出中断请求时,CPU可执行相应的中断服务程序。提出中断请求的可以是 。

  A.丰富的寻址方式 B.使用微程序控制器 C.执行每条指令所需的机器周期数的平均值小于2 D.多种指令格式 E.指令长度可变 F.简单的指令系统 G.只有LOAD/STORE指令访问存储器 H.设置大量通用寄存器 I.在编译软件作用下的指令流水线.CPU访问存储器的时间是由存储器的容量决定的,存储容量与越大,访问存储器所需的时间越长。

  2.因为半导体存储器加电后才能存储数据,断电后数据就丢失了,因此EPROM做成的存储器,加电后必须重写原来的内容。

  3.大多数个人计算机中可配置的内存容量受地址总线.可编程逻辑阵列是主存的一部分

  5.扩展操作码是一种优化技术,它使操作码的长度随地址码的减少而增加,不同地址的指令可以具有不同长度的操作码。

  6.转移类指令能改变指令执行顺序,因此,执行这类指令时,PC和SP的值都将发生变化。

  7.字符发生器是存放ASCII字符点阵的存储器,汉字也是由点阵构成的,因此,能处理汉字的计算机,其字符发生器中也存放了汉字点阵。

  8.大多数微型机的总线由地址总线,数据总线和控制总线组成,因此,它们是三总线.中断屏蔽技术是用中断屏蔽寄存器对中断请求线进行屏蔽控制,因此,只有多级中断系统(CPU提供多条中断请求输入线)才能采用中断屏蔽技术。

  某磁盘存储器的转速为n转/分,共有4个记录盘面,每道记录信息为m字节,共256道,问:①磁盘存储器的存储容量是多少?②磁盘数据传输率是多少?③平均等待时间是多少?

  译码器和微操作时序控制部件的控制功能可采用哪几种方法实现?其中哪种方法速度相对慢?

  有一主存——Cache层次的存储器,其主存容量1MB,Cache容量64KB,每块8KB,若采用直接映象方式,求:①主存的地址格式?②主存地址为25301H,问它在主存的哪一块?

  现有一CPU如图所示,要求为其扩充1K主存(采用2114芯片)及2个外设,外设1为输入设备,2为输出设备。采用单独编址方式,每个外设占一个地址,主存、外设均从0000H地址开始,自己设计译码器(如果需要的话),要求设计的译码器中包含若干输入端,对应的输出端至少一个控制端。试画出CPU、译码器、主存以及外设接口的连线年考研专业课计算机数据结构的真题

  展开全部2014考研专业课大纲已经发布,考生要对照大纲的变化好好复习,调整自己的规划。同时要关注各高校历年真题,利用真题和大纲做好考前的强化备考。文都教育考研专业课频道为考生提供10大高校计算机复习考题,希望考生认真利用这些真题,仔细研究,寻找突破点,及时的查漏补缺,复习好计算机专业课,下面请看。一.选择填空(多项选择)(20分)1.某计算机系统主存地址m 位,机器字长n位,mn。若指令系统采用定长指令格式指令,则①寻址方式执行速度最快,②寻址方式执行速度最慢。若采用变长格式指令,则③寻址方式执行速度最快,④寻址方式执行速度最慢,⑤寻址方式指令长度最长,⑥寻址方式指令长度最短。

  2.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示)。每当CPU从存储器取出第一个字节时,即自动完成(PC)+1→PC。设当前PC的内容为2003H,要求转移到200AH地址,则该转移指令第二字节的内容应为①。若PC的内容为2008H,要求转移到2001H地址,则该转移指令第二字节的内容应为②。

  4.当有中断源发出中断请求时,CPU可执行相应的中断服务程序。提出中断请求的可以是 。

  A.丰富的寻址方式 B.使用微程序控制器 C.执行每条指令所需的机器周期数的平均值小于2 D.多种指令格式 E.指令长度可变 F.简单的指令系统 G.只有LOAD/STORE指令访问存储器 H.设置大量通用寄存器 I.在编译软件作用下的指令流水线调度。

  1.CPU访问存储器的时间是由存储器的容量决定的,存储容量与越大,访问存储器所需的时间越长。

  2.因为半导体存储器加电后才能存储数据,断电后数据就丢失了,因此EPROM做成的存储器,加电后必须重写原来的内容。

  3.大多数个人计算机中可配置的内存容量受地址总线.可编程逻辑阵列是主存的一部分

  5.扩展操作码是一种优化技术,它使操作码的长度随地址码的减少而增加,不同地址的指令可以具有不同长度的操作码。

  6.转移类指令能改变指令执行顺序,因此,执行这类指令时,PC和SP的值都将发生变化。

  7.字符发生器是存放ASCII字符点阵的存储器,汉字也是由点阵构成的,因此,能处理汉字的计算机,其字符发生器中也存放了汉字点阵。

  8.大多数微型机的总线由地址总线,数据总线和控制总线组成,因此,它们是三总线.中断屏蔽技术是用中断屏蔽寄存器对中断请求线进行屏蔽控制,因此,只有多级中断系统(CPU提供多条中断请求输入线)才能采用中断屏蔽技术。

  某磁盘存储器的转速为n转/分,共有4个记录盘面,每道记录信息为m字节,共256道,问:①磁盘存储器的存储容量是多少?②磁盘数据传输率是多少?③平均等待时间是多少?

  译码器和微操作时序控制部件的控制功能可采用哪几种方法实现?其中哪种方法速度相对慢?

  有一主存——Cache层次的存储器,其主存容量1MB,Cache容量64KB,每块8KB,若采用直接映象方式,求:①主存的地址格式?②主存地址为25301H,问它在主存的哪一块?

  现有一CPU如图所示,要求为其扩充1K主存(采用2114芯片)及2个外设,外设1为输入设备,2为输出设备。采用单独编址方式,每个外设占一个地址,主存、外设均从0000H地址开始,自己设计译码器(如果需要的话),要求设计的译码器中包含若干输入端,对应的输出端至少一个控制端。试画出CPU、译码器、主存以及外设接口的连线图。

http://cajonbrush.com/zhilingyuqu/18.html
锟斤拷锟斤拷锟斤拷QQ微锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷微锟斤拷
关于我们|联系我们|版权声明|网站地图|
Copyright © 2002-2019 现金彩票 版权所有